Fujitsu Laboratories совместно с Fujitsu Microelectronics анонсировали разработку энергосберегающей КМОП-технологии для больших интегральных схем, производимых с уровнем детализации 32 нм. Благодаря её применению удастся минимизировать количество производственных процессов и обойтись без использования новых материалов.
Данное заявление прозвучало на симпозиуме VLSI Technology 2008, который прошел 19 июня в Гонолулу, США.
Сообщается, что благодаря изменению конструкции PMOS- и NMOS-компонентов микросхем Fujitsu смогла добиться снижения уровня входного напряжения без ущерба для производительности. В результате, схемы с уровнем детализации 32 нм потребляют на 40% меньше электричества, нежели 45-нанометровые чипы.
Сообщается, что разработанная технология положительным образом повлияет на производительность схем LSI, а также позволит снизить количество выделяемого тепла и стоимость конечных решений.
Ready, set, buy! Посібник для початківців - як придбати Copilot для Microsoft 365
0 |