Двухъядерные чипы Power6 смогут работать на скоростях 4-5 GHz обеспечивая двойной прирост производительности по сравнению с Power5 без увеличения энергопотребления или длины конвейера. Их планируется комплектовать 8 MB кэша L2 и интерфейсом с внешней памятью с пропускной способностью 75 GBps.
Изготовляться Power6 будут с уровнем детализации 65 нм и с использованием технологий напряженного кремния и SOI (silicon-on-insulator). Сообщается, что чип благодаря переменным длине затвора и пороговому напряжению будет иметь максимальное отношение производительности на ватт энергии на транзисторном уровне и сможет работать при напряжении всего 0,8 В.
В настоящее время IBM проводит тестирование и отладку Power6 на машинах среднего, высшего уровня и кластерных компьютерах. Согласно официальной информации процессоры появятся в середине следующего года в обновленных серверах серии P.
Стратегія охолодження ЦОД для епохи AI
0 |